Clevo M665SE Laptop User Manual


 
Schematic Diagrams
DDR2-2 B - 11
B.Schematic Diagrams
DDR2-2
1.8V
C96
.1U_16V_06
M_DM3
M_DQS+5
RP4 47_8P4R_0481
72
6
5
3
4
R105
75_1%_06
M_CKE0
M_DQS-2
SMB_SBDATA
R99 10K_06
MA A9
M_B A0
MD_1
MD_44
MD_8
M_CS0#
M_DQS+0
MD_10
MD_57
M_DQS+1
C55 .1U_16V_04
C73 10U_10V_08
M_W E#
M_BA1
MD_31
M_DQS-4
MD_0
+
C89
330U_6.3V_D
1 2
MA A7
C51 .1U_16V_04
C93 10U_10V_08
C100 .1U_16V_06
MD_[0:63] 6,9
M_DQS-0
MD_14
C84 .1U_16V_04
MAA1
MA A13
1.8V
MD_63
MD_47
C41 .1U_16V_04
C98
2.2U_6.3V_06
Layout Note:Place these Caps near So-Dimm0
MD_24
MD_32
MD_9
MD_12
C38 .1U_16V_04
MD_28
MA A10
3.3VS
M_CLK_DDR#12
M_CAS#6,9
M_CLK_DDR12
MAA0
C91 .1U_16V_04
M_BA26,9
MD_36
M_DQS+3
M_DQS+7
R100 47_04
MD_52
MD_33
MD_51
R102 47_04
R78 47_04
C54 .1U_16V_04
C101 .1U_16V_06
M_CS2#6,9
MA A0
M_CKE16
M_B A1
M_C A S#
M_CKE36,9
M_DM6
M_OD T36,9
MD_48
M_DQS+2
MAA3
C50 .1U_16V_04
1.8V
MD_4
MD_59
JDIMM2B
CA0115-200N02
112
111
117
96
95
118
81
82
87
103
88
104
199
83
120
50
69
163
1
201
202
47
133
183
77
12
48
184
78
71
72
121
122
196
193
8
18
24
41
53
42
54
59
65
60
66
127
139
128
145
165
171
172
177
187
178
190
9
21
33
155
34
132
144
156
168
2
3
15
27
39
149
161
28
40
138
150
162
VDD1
VDD2
VDD3
VDD4
VDD5
VDD6
VDD7
VDD8
VDD9
VDD10
VDD11
VDD12
VDDSPD
NC1
NC2
NC3
NC4
NCTEST
VREF
GND0
GND1
VSS1
VSS2
VSS3
VSS4
VSS5
VSS6
VSS7
VSS8
VSS9
VSS10
VSS11
VSS12
VSS13
VSS14
VSS15
VSS16
VSS17
VSS18
VSS19
VSS20
VSS21
VSS22
VSS23
VSS24
VSS25
VSS26
VSS27
VSS28
VSS29
VSS30
VSS31
VSS32
VSS33
VSS34
VSS35
VSS36
VSS37
VSS38
VSS39
VSS40
VSS41
VSS42
VSS43
VSS44
VSS45
VSS46
VSS47
VSS48
VSS49
VSS50
VSS51
VSS52
VSS53
VSS54
VSS55
VSS56
VSS57
M_C K E2
MD_27
M_DQS-3
M_CKE26,9
MA A11
Z1001
MD_15
MD_22
C53 .1U_16V_04
MD_60
M_DM[0..7]
M_C S 1#
R103 47_04
M_DM4
MD_3
MD_17
M_DM5
MD_29
MD_39
M_B A2
MA A4
Trace Width 12 Mil
Space 20 Mil
MD_6
R101 47_04
M_C K E0
MD_56
MD_30
+
C31 *150U_4V_B
MD_11
MAA8
MD_16
MAA[0:13]
MD_2
MA A5
M_CAS#
MD_35
M_O D T3
M_WE#
MA A8
M_WE#6,9
MAA5
R104
75_1%_06
M_BA0
0.9VS
MD_62
RP1 47_8P4R_048 1
7 2
6
5
3
4
C40 .1U_16V_04
MAA4
MAA12
C80 10U_10V_08
C92 .1U_16V_04
RP2 47_8P4R_048 1
7 2
6
5
3
4
M_BA06,9
MAA2
MAA9
MD_37
MAA7
MA A1
M_OD T0
MD_23
C85 .1U_16V_04
MAA[0:13]6,9
M_CLK_DDR02
M_DQS+[0..7]
M_BA2
C82
.1U_16V_04
C39 .1U_16V_04
C52 .1U_16V_04
MD_42
MD_49
MAA11
M_RAS#
M_RAS#6,9
MD_34
C90 10U_10V_08
M_CS0#6
MD_21
R107 47_04
SMB_SBCLK2,9,11,16
MD_19
MD_18
M_DQS+[0..7]6,9
MA A6
MD_53
MD_55
SDREFC
MD_25
M_DM7
MD_38
+
C47 150U_4V_B
MD_[0:63]
M_DM1
M_DQS-7
C591
.1U_16V_06
M_DQS-[0..7]6,9
M_DQS-[0..7]
M_O D T2
Z1002
MA A2
MD_5
C87 .1U_16V_06
M_CKE06
C56 .1U_16V_04
C79 10U_10V_08
M_O D T1
M_C S 3#
M_DQS+6
M_DQS-6
MD_13
MA A12
MD_46
MD_61
M_DM2
C74 .1U_16V_06
JD IMM2A
CA0115-200N02
102
101
100
99
98
97
94
92
93
91
105
90
89
116
86
84
85
5
7
17
19
4
6
14
16
23
25
35
37
20
22
36
38
43
45
55
57
44
46
56
58
61
63
73
75
62
64
74
76
123
125
135
137
124
126
134
136
141
143
151
153
140
142
152
154
157
159
173
175
158
160
174
176
179
181
189
191
180
182
192
194
107
106
108
109
113
110
115
79
80
30
32
164
166
195
197
200
198
10
26
52
67
130
147
170
185
13
31
51
70
131
148
169
188
11
29
49
68
129
146
167
186
114
119
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10/AP
A11
A12
A13
A14
A15
A16_BA2
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
BA0
BA1
RAS#
WE#
CAS#
S0#
S1#
CKE0
CKE1
CK0
CK0#
CK1
CK1#
SDA
SCL
SA1
SA0
DM0
DM1
DM2
DM3
DM4
DM5
DM6
DM7
DQS0
DQS1
DQS2
DQS3
DQS4
DQS5
DQS6
DQS7
DQS0#
DQS1#
DQS2#
DQS3#
DQS4#
DQS5#
DQS6#
DQS7#
ODT0
ODT1
M_C K E1
MA A3
R97 10K_06
MD_45
RP3 47_8P4R_048 1
7 2
6
5
3
4
C104 .1U_16V_06
M_BA16,9
M_O D T0
M_CLK_DDR#02
SMB_SBDATA2,9,11,16
MD_50
SMB_SBCLK
M_DQS-5
C102
.1U_16V_04
MD_43
MD_20
RP6 47_8P4R_0481
72
6
5
3
4
MD_26
C105 .1U_16V_06
M_CS1#6
M_CKE1
M_OD T1
MAA6
M_DQS-1
R670 47_04
MAA13
MD_7
C42 .1U_16V_04
SDREFC
MD_40
C37 .1U_16V_04
C103
.1U_16V_04
M_C S 2#
M_DM0
C97
2.2U_6.3V_06
C99 .1U_16V_06
M_DM[0..7]6,9
R106 47_04
MAA10
M_C K E3
M_O D T06
MD_41
1.8V
MD_54
C95 .1U_16V_06
M_OD T26,9
RP5 47_8P4R_0481
72
6
5
3
4
+
C88
*330U_6.3V_D
1 2
DDRVREF GEN. & DECOUPLING
M_O D T16
M_R A S#
M_DQS+4
M_CS1#
MD_58
M_CS3#6,9
M_C S 0#
Sheet 10 of 40
DDR2-2