Schematic Diagrams
B - 12 DDRII CHANNEL B
B.Schematic Diagrams
DDRII CHANNEL B
Sheet 11 of 40
DDRII CHANNEL B
VDDSPD
M_BBS0[6]
M_B_DQ10
C160
*0.22U_16V_X7R_06
C134
0.1U_10V_X7R_04
0.9VSM[10,30]
M_ B_D M2
C108
0.1U_10V_X7R_04
R26
10K_04
M_B_RAS#[6]
M_B_DQ9
M_B_DQ22
M_B_DQS#4[6]
C116
4. 7U _6.3V_X5R_06
M_B_DQ33
M_B_A5
R78
1K_1%_04
Layout note:
M_ ODT2
C126
4.7U_6.3V_X5R_06
C170
2.2U_6.3V_06
M_BBS2
C412 0.1U_10V_X7R_04
M_ B_ DQS 3[6]
1.8V[5,7,8,10,30]
M_B_DQ44
M_B_A3
M_B_DQ48
C128
0.1U_10V_X7R_04
M_B_DQ34
M_ CK E3
RN 4
8P4RX56_04
1
2
3
4 5
6
7
8
M_B_CAS#
M_B_DQ49
JDIMM_2 is placed farther
from the GMCH than JDIMM_1
M_B_DQ27
M_B_DQ50
M_B_WE#[6]
M_ B_ DM3[6]
M_ CK E2
M_B_DQ0
M_B_DQS#6[6]
RN 18
8P4RX56_04
1
2
3
4 5
6
7
8
M_B_DQ46
M_B_DQ31
M_B_DQ1
C141
0.1U _10V_X7R_04
M_ B_ DM4[6]
M_B_A4
M_ OD T3
RN 15
8P4RX56_04
1
2
3
4 5
6
7
8
M_B_DQ53
C104
0.1U _10V_X7R_04
M_ CS#2[5]
M_B_A4
M_ B_D M1
C171
1U_6.3V_04
M_ ODT2[5]
C418 0.1U_10V_X7R_04
M_BBS2[6]
M_ B_ DQS 5[6]
M_B_A6
M_B_DQ20
C95
0.1U_10V_X7R_04
M_ B_ DQS 2[6]
1.8V
M_B_DQ8
M_ B_D M3
M_B_CAS#
M_B_A1
JD I MM _2A
AS0A 421-N 2AN- 4F
102
101
100
99
98
97
94
92
93
91
105
90
89
116
86
84
85
5
7
17
19
4
6
14
16
23
25
35
37
20
22
36
38
43
45
55
57
44
46
56
58
61
63
73
75
62
64
74
76
123
125
135
137
124
126
134
136
141
143
151
153
140
142
152
154
157
159
173
175
158
160
174
176
179
181
189
191
180
182
192
194
107
106
108
109
113
110
115
79
80
30
32
164
166
195
197
200
198
10
26
52
67
130
147
170
185
13
31
51
70
131
148
169
188
11
29
49
68
129
146
167
186
114
119
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10/AP
A11
A12
A13
A14
A15
A16_BA2
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
DQ 8
DQ 9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
BA0
BA1
RAS#
WE#
CAS#
S0#
S1#
CKE0
CKE1
CK0
CK0#
CK1
CK1#
SDA
SCL
SA1
SA0
DM0
DM1
DM2
DM3
DM4
DM5
DM6
DM7
DQS0
DQS1
DQS2
DQS3
DQS4
DQS5
DQS6
DQS7
DQS0#
DQS1#
DQS2#
DQS3#
DQS4#
DQS5#
DQS6#
DQS7#
ODT0
ODT1
1.8V
M_CLK_DDR2[5]
M_B_DQ15
C421
1U _6.3V_04
M_ ODT3[5]
M_B_A12
M_CLK_DDR#2[5]
M_B_DQ59
M_BBS0
0.9VSM
C99
1U _6. 3V_04
RN 8
8P4RX56_04
1
2
3
4 5
6
7
8
M_ B_ DM6[6]
M_B_A1
C150
*0.22U_16V_X7R_06
20mils
MVREF_DIM1
M_B_DQ62
M_B_DQ6
M_BBS0
M_B_A7
M_B_DQ11
M_B_DQ38
M_B_DQ55
M_B_DQ52
JDIMM_2B
AS0A421-N2AN-4F
112
111
117
96
95
118
81
82
87
103
88
104
199
83
120
50
69
163
1
201
202
47
133
183
77
12
48
184
78
71
72
121
122
196
193
8
18
24
41
53
42
54
59
65
60
66
127
139
128
145
165
171
172
177
187
178
190
9
21
33
155
34
132
144
156
168
2
3
15
27
39
149
161
28
40
138
150
162
VDD1
VDD2
VDD3
VDD4
VDD5
VDD6
VDD7
VDD8
VDD9
VDD10
VDD11
VDD12
VDDSPD
NC1
NC2
NC3
NC4
NCTEST
VREF
GND 0
GND 1
VSS1
VSS2
VSS3
VSS4
VSS5
VSS6
VSS7
VSS8
VSS9
VSS10
VSS11
VSS12
VSS13
VSS14
VSS15
VSS16
VSS17
VSS18
VSS19
VSS20
VSS21
VSS22
VSS23
VSS24
VSS25
VSS26
VSS27
VSS28
VSS29
VSS30
VSS31
VSS32
VSS33
VSS34
VSS35
VSS36
VSS37
VSS38
VSS39
VSS40
VSS41
VSS42
VSS43
VSS44
VSS45
VSS46
VSS47
VSS48
VSS49
VSS50
VSS51
VSS52
VSS53
VSS54
VSS55
VSS56
VSS57
M_B_DQ45
M_B_DQ51
M_B_A[14:0][6]
M_ B_ DQS 1[6]
RN 19
8P4RX56_04
1
2
3
4 5
6
7
8
C102
1U _6. 3V_04
3.3VS
M_BBS1[6]
M_B_A3
C75
*150U_4V_B2
SA0_D IM1
M_B_DQ23
M_B_A0
M_ B_ DM7[6]
M_ B_W E #
M_B_DQ60
R237 56_04
M_ B_D M5
C369 *10U_6.3V_X5R_08
C413 0.1U_10V_X7R_04
C411 0.1U_10V_X7R_04
Layout note:
1.8V
M_ B_ DM1[6]
M_ B_ DQS 0[6]
M_B_A2
M_B_DQ42
M_B_DQ7
M_B_DQS#7[6]
M_B_DQ21
M_B_A8
C120
0.1U_10V_X7R_04
M_CLK_DDR#3[5]
M_CLK_DDR3[5]
M_B_DQ16
M_B_DQ[63:0] [6]
M_B_DQ43
M_B_A2
M_B_DQS#0[6]
Place one cap close to every 2 pull-up resistors
terminated to +VTT_MEM
M_B_DQ3
C107 0.1U_10V_X7R_04
M_B_DQS#3[6]
M_BBS1
M_B_DQ12M_B_A12
M_ CS #3
R25
10K_04
M_B_DQ35
M_B_A5
CLOSE TO JDIMM_2
M_ CKE2[5]
M_B_DQ14
M_ CS #2
M_B_A6
C162
10U_6.3V_X5R_08
M_ CKE3[5]
M_ B_ DM0[6]
M_B_A9
MVREF_DIM1
M_B_DQS#2[6]
3.3VS[ 5,8..10,12..16,18..27,31]
M_ CS#3[5]
M_B_DQ54
M_B_RAS#
ICH_SMBDAT0[10,15,18]
M_B_DQ37
M_ B_D M4
M_B_DQ58
R79 1K_1% _04
RN 2
8P4RX56_04
1
2
3
4 5
6
7
8
M_ B_D M0
M_B_A11
M_B_DQ18
M_B_DQ39
M_BBS2
C419 0.1U_10V_X7R_04
C156
*150U_4V_B2
VDDSPD[10]
M_B_A10
M_B_A11
C122
10U _6.3V _X5R_08
JDIMM_2 Terminator
M_B_DQ4
C403 0.1U_10V_X7R_04
M_ CK E3
1.8V
M_B_DQ24
M_B_DQ63
ICH_SMBCLK0[10,15,18]
C414 0.1U_10V_X7R_04
C410 1U_6.3V_04
16-56034-45A
M_ B_ DQS 6[6]
M_BBS1
M_B_A10
M_B_A13
C402 0.1U_10V_X7R_04
C105 0.1U_10V_X7R_04
M_ B_ DQS 4[6]
M_B_DQ28
M_B_DQ56
M_B_DQ40
M_B_DQ29
M_ CS #3
PM_EXTTS_DDR #[5,10]
M_B_DQ41
M_B_DQ5
M_B_DQ47
M_B_DQ19
M_ B_D M7
M_ CS #2
M_ CK E2
C404 0.1U_10V_X7R_04
M_ ODT3
M_B_DQS#1[6]
M_B_DQS#5[6]
M_B_DQ32
SO-DIMM 2
M_B_DQ61
M_B_A7
C408 0.1U_10V_X7R_04
M_B_A8
C151 0.1U_10V_X7R_04
M_ B_ DM2[6]
M_ OD T2
M_B_DQ17
M_B_DQ36
M_ B_D M6
M_B_A0
C416 0.1U_10V_X7R_04
M_B_DQ26
M_ B_ W E#
M_B_A14
M_B_RAS#
M_B_A14
M_ B_ DM5[6]
M_ B_ DQS 7[6]
C177
0.1U_10V_X7R_04
C179
0.1U_10V_X7R_04
C92
*220U_4V_D
M_B_CAS#[6]
M_B_DQ57
SA1_D IM1
RN 6
8P4RX56_04
1
2
3
4 5
6
7
8
M_B_DQ13
M_B_A13
C96
0.1U_10V_X7R_04
C400 0.1U_10V_X7R_04
M_B_A9
M_B_DQ30
M_B_DQ2
M_B_DQ25
20mils