Agilent Technologies 60501B Laminator User Manual


 
33
Table 4-2. Signal-Name Descriptions
Mnemonic Function Sheet 1 Sheet 2 Sheet 3
CONTROL BOARD
+ S Remote + sense (A) from rear-panel + S
1C
2C
- S Remote - sense (A) from rear-panel - S
1C
2C
SA_EN*
Secondary µP SA enable (D) from TP301-1
1C, 7D
SD
Secondary µP data bus (D)
SDB
Secondary µP data bus, buffered (D)
SKP Skip self-test (D) from TP301-5
1B, 6D
SLEW Programming-voltage input to slew circuit (A)
5B 4C, 5A
SLW1,SLW2,SLW3,SLW4 Slew-rate control signals (D)
8C,8B,
8C,7C,
5C
SPCLR* Secondary-circuit power-on clear (D) lB,7D,6D,
5D
8D
2D,2A
SPROG (not used) 2D 2C
SRX
Secondary-µP receiver (D)
8D 5B
START
Secondary-µP SA start signal (D)
1B
STAT_EN Enable status latch (D)
4D, 3D
STB* Enable chip-select decoder (D)
7C, 2D
STOP
Secondary-µP SA stop signal (D)
1B
STX
Secondary-µP transmitter (D)
8D, 1B
5A
S0, S1, S2 Chip-select-decoder input (D)
7C, 2D
TEMP1 Power-board temperature (A) 5A 2C
TMONR Temperature-monitor-comparator output (D) 6D
4A
TOGGLE* Toggle mode select (D) 6B 4A
TRANS_EN Transient-generator clear and enable (D)
4D, 8B,
7B
Secondary-µP SA start/stop (D)
4D, 1B
TRIG Trigger (D) 6A 8C
5B
TRIG_EN* Main and transient DACs trigger enable (D)
4D
8D
UNREG* Unregulated-input status (D) 3D 2A
UXFER Main and transient DACs transfer control (D)
7C
8D
VMON Voltage-monitor output (A) to rear-panel A2
1C, 1C
VMON* Input-voltage monitor signal (A) to rear panel A2
3C, 6A
CR-mode middle-&-high-range DAC Ref (A) 5D
VMONR Voltage-monitor-comparator output (D) 6D
4A
VREF Voltage reference for DACs (A)
6D, 8B,
5C
X (not used) 3D 2A
-10V_REF DAC reference for CV and CC modes (A)
2B, 4D,
6A
+15V To power board (A)
5D, 2B
-15V To power board (A)
5C, 2B
+ 12V_REF Ref for readback DAC & main DAC self-test (A)
1A, 5B,
7B, 5D,
2B
2B
(A) = analog signal (D) = digital signal 8C = signal origin